بسته جامع مبدل آنالوگ به ديجيتال

این بسته پژوهشی مجموعه کاملی از آخرین پژوهش های انجام شده در زمینه مبدل آنالوگ به ديجيتال است. در تدوین این بسته از جدیدترین مقالات و پایان نامه های موجود در این زمینه استفاده شده است. مخاطبان این بسته دانشجویان تحصیلات تکمیلی و پژوهش گرانی هستند که قصد فعالیت در این زمینه دارند.

  • در فصل اول این پژوهش مبدل آنالوگ به دیجیتال 8 و 10 بیتی بررسی شده است
  • در فصل دوم این پژوهش مبدل هاي آنالوگ به ديجيتال كم توان، سريع و با دقت بالا بررسی شده است
  • در فصل سوم این پژوهش مبدل آنالوگ به دیجیتال نوری بررسی شده است
  • در فصل چهارم این پژوهش مبدل های دیجیتال به آنالوگ با توان مصرفی کم بررسی شده است
  • در فصل پنجم این پژوهش طراحی كاليبراسيون ديجيتال مبدل آنالوگ به ديجيتال بررسی شده است

معمولاً در طراحي مبدلهای آنالوگ به دیجیتال از روش های Flash و یا SAR1 استفاده می شود. هر کدام از این روش ها مزيت ها و معایب مخصوص به خود را دارند. روش Flash علا رغم سرعت بالا به دلیل وجود مدارها آنالوگ با توان بالا از جمله مقايسه گرهای آنالوگ متعدد، توان مصرف بالايي دارد, و چون معمولاً برا تعداد بیت های کمتر مورد استفاده قرار مي گیرد رزولوشن خوبي ندارد (شکل 1). ولیکن در روش SAR به دلیل استفاده از يک مقایسه گر آنالوگ و ساختار ساده تر توان مصرفی بسيار کمتری دارد. مشکل اصل روش SAR اینست که سرعت آن برا کاربردهای با سرعت بالا مناسب نيست. برای حل این مشکل در این مقاله با یک ساختار لوله اي و موازی کردن مبدل های SAR ADC با يکديگر سرعت نمونه برداري کلي را افزايش داده ايم که براي کاربردهاي با سرعت بالا و توان پايين از جمله کاربردهاي مخابرات يسیار که توان در آن مسئله حیاتی است، مخابرات باند وسیع و همچنين سيستمهاي اتوماسيون با رزولوشن بالا مورد استفاده خواهد بود.

قسمت هایی از فصل اول مبدل آنالوگ به دیجیتال 8 و 10 بیتی

همانطورکه در شکل ۲می بینيم مبدل آنالوگ به ديجيتال SAR شامل 4 قسمت اصل است: يک مدار نمونه بردار، مبدل دیجیتال به آنالوگ، مقایسه گر آنالوگ و یک مدار دیجیتال که در واقع قلب مبدل و کنترل کننده ي سيگنال مبدل است.
الگوریتم مبدل SAR الگوريتم جستجوي باينري است به اين صورت که : مدار نمونه بردار يک نمونه گيري از سطح ولتاژ سيگنال آنالوگ انجام داده و این مقدار تا پايان سیکل ترکیب جاری تغییر نمي کند. در مدار دیجیتال يک شیفت رجیستر وجود دارد که ورود مبدل دیجیتال به آنالوگ است و وضعیت بیت های آن توسط مدار کنترلي تغيير می کند. و در پايان سیکل حالت تبديل اين رجیستر نشان دهنده مقدار ۱۰ بیتی خروجی خواهد بود

فهرست کامل فصل اول مبدل آنالوگ به دیجیتال 8 و 10 بیتی

1-1 ) مبدل آنالوگ به دیجیتال 10 بیت با فرکانس نمونه برداری 200MS/S در پروسه 0.35 ΜMCMOS

1و1و1 چکیده 1
1و1و2 مقدمه 1
1و1و3 ساختار کلی مبدل آنالوگ به دیجیتال 2
1و1و4 طراحی مداری مبدل آنالوگ به دیجیتال 2
1و1و5 مدار S\H ورودی 2
1و1و6 طبقه گین و OPAMP 3
1و1و7 مدار مقایسه کننده 4
1و1و8 نتایج شبیه سازی 4
1و1و9 نتیجه گیری 5
1و1و10 مراجع 5

1-2 ) مبدل آنالوگ به دیجیتال پیپ لاین 10 بیت با فرکانس نمونه برداریMS/S20 در ولتاژ تغذیه 1V با تکنیک آپ امپ سوئیچ شونده و استفاده از خازن گیت – بالک ماسفت

1و2و1 چکیده 6
1و2و2 مقدمه 6
1و2و3 جبران سازی رفتار غیر خطی خازن گیت – بالک ماسفت در ناحیه تخلیه 7
1و2و4 تاثیر رفتار غیر خطی خازن ماسفت بر طبقه 5 . 1 بیتی با ساختار آپ امپ سوئیچ شونده 8
1و2و5 ساختار مداری 9
1و2و6 آپ امپ سوئیچ شونده کسکود تاشده 9
1و2و7 مقایسه گر دینامیک 1V فقط ماسفت 9
1و2و8 نتایج شبیه سازی 10
1و2و9 نتیجه گیری 10
1و2و10 مراجع 11

1-3 ) طراحي مبدل آنالوگ به ديجيتال ۱۰ بيتي توان پايين V 5 . 2 به روش SAR با فرکانس نمونه برداری 400MSS در تکنولوژی CMOS 0.25Μ

1و3و1 چکیده 12
1و3و2 مقدمه 12
1و3و3 طراحي يک مبدل آنالوگ به ديجيتال SAR 13
1و3و4 مبدل ديجيتال به آنالوگ DAC 14
1و3و5 مقايسه گر آنالوگ با قابليت حذف افست 14
1و3و6 SAR Digital Logic 15
1و3و7 Time-Interleaving Technology 16
1و3و8 نتايج شبيه سازي 16
1و3و9 مراجع 7

1-4 ) طراحي و شبیه سازی یک مبدل آنالوگ به دیجیتال SAR ( ثبات تقریب متوالي ) 8 بیتي KS/S 1 در تکنولوژی UMCMOS.0.18 براي كاربردهاي پزشکی

1و4و1 چکیده 18
1و4و2 مقدمه 18
1و4و3 چگونگی عملکرد پیس میکر 18
1و4و4 مبدل آنالوگ به دیجیتال ثبات تقریب متوالی 19
1و4و5 Sub-blocks of SAR ADC 20
1و4و6 شبیه سازی مبدل آنالوگ به دیجیتال SAR 80 بیتی 23
1و4و7 عملکرد استاتیکی 25
1و4و8 نتیجه گیری 26
1و4و9 مراجع 26

1-5 ) مبدل 8 بيتی دیجيتال به آنالوگ 40 مگاهرتز و 90 نانومتر و 200 نانو وات جهت کاربرد های با توان فوق العاده پایین

1و5و1 چکیده 28
1و5و2 مقدمه 28
1و5و3 ساختار DAC پیشنهادی 28
1و5و4 نتایج شبیه سازی 29
1و5و5 نتیجه گیری 31
1و5و6 مراجع 31

i

ارجاع دهی و رفرنس نویسی

تمام مطالب این بسته مطابق با استاندارد های دانشگاههای وزارت علوم ایران رفرنس دهی شده اند و هیچ قسمتی از بسته وجود ندارد که بدون منبع باشد.

نگارش گروهی

در نگارش و جمع آوری این بسته آموزشی کارشناسان مربوطه ما را همراهی کرده اند.کار گروهی بستر بهتری برای پژوهش فراهم میکند.

<

معرفی منبع برای ادامه پژوهش

در این بسته بیش از 1000 مقاله و منبع در این زمینه معرفی شده است که می توان از آنها برای ادامه مسیر پژوهشی استفاده کرد.

Z

پاسخ به سوالات و پشتیبانی علمی

در قسمت دیدگاه ها  اماده پاسخگویی به سوالات احتمالی شما در حد توان علمی خود هستیم.در صورت نیاز شماره تماس برای ارتباط با محققین برای شما ارسال می گردد.

بخش هایی از فصل دوم مبدل هاي آنالوگ به ديجيتال كم توان، سريع و با دقت بالا

مبدل هاي تاكننده باعث مي شوند به مقايسه گرهاي كمتري نسبت به مبدل فلش نياز باشد. ساختار مبدل تاكننده در شكل 13-2نشان داده شده است. در اين ساختار ورودي به دو مسير مجزا شكسته مي شود. مسير اول، يك چندي كننده مقياس درشت 2است كه ورودي را به 2N1مقدار چندي مي كند. مسير دوم، يك چندي كننده دقيق 3است و سيگنال ورودي را توسط يك مدار تاكننده پيش پردازش مي كند و سپس آن را به 2N2مقدار چندي مي كند

فهرست کامل فصل دوم مبدل هاي آنالوگ به ديجيتال كم توان، سريع و با دقت بالا

2-1) مبدل هاي آنالوگ به ديجيتال كم توان، سريع و با دقت بالا

چکیده 51
مقدمه 52
2و1و1 کلیات 53
2و1و1و1 هدف 54
2و1و1و2 پیشینه تحقیق 56
2و1و1و3 روش کار و تحقیق 58
2و1و2 مروري بر مبدل هاي آنالوگ به ديجيتال 59
2و1و2و1 مقدمه 60
2و1و2و2 مبدل هاي آنالوگ به ديجيتال سريع 61
2و1و2و3 مبدل هاي آنالوگ به ديجيتال فلش يا موازي 62
2و1و2و4 مبدل هاي فلش دو مرحله اي 65
2و1و2و5 مبدل آنالوگ به ديجيتال خط لوله 67
2و1و2و6 بررسي دقت در مبدل خط لوله 72
2و1و2و7 مبدل هاي آنالوگ به ديجيتال تاكننده 75
2و1و2و8 مبدل هاي آنالوگ به ديجيتال درونياب 79
2و1و2و9 مبدل هاي تاكننده و درونياب 82
2و1و2و10 مبدل آنالوگ به ديجيتال با جايگذاري زماني 85
2و1و2و11 مبدل آنالوگ به ديجيتال با تقريب متوالي 86
2و1و2و12 مبدل تقريب متوالي با توزيع مجدد بار 88
2و1و2و13 ساير مبدل هاي آنالوگ به ديجيتال 89
2و1و2و13 مبدل آنالوگ به ديجيتال انتگرالگير 89
2و1و2و14 ساختار تك شيبه 89
2و1و2و15 ساختار دو شيبه 91
2و1و2و16 مبدل آنالوگ به ديجيتال سيگما- دلتا 92
2و1و2و17 اصطلاحات فني مبدل هاي آنالوگ به ديجيتال 94
2و1و2و17 مقدمه 94
2و1و2و18 پارامترهاي استاتيك 94
2و1و2و19 خطاي آفست 94
2و1و2و20 خطاي بهره 95
2و1و2و21 غيرخطي بودن انتگرالي 95
2و1و2و22 غيرخطي بودن ديفرانسيلي 97
2و1و2و23 پارامترهاي ديناميكي 98
2و1و2و23 كل اعوجاج هارمونيكي 98
2و1و2و24 نسبت سيگنال به نويز 98
2و1و2و25 نسبت سيگنال به نويز و اعوجاج 99
2و1و2و26 محدوده ديناميكي 100
2و1و2و27 محدوده ديناميكي صحيح 101
2و1و2و28 زمان نشست 101
2و1و2و29 ناهماهنگي 101
2و1و3 بلوك هاي سازنده مبدل هاي آنالوگ به ديجيتال خط لوله 103
2و1و3و1 مدار نمونه بردار و نگهدار (مدار (S/H 104
2و1و3و2 مدارهاي خازن سوييچ شونده 111
2و1و3و3 ساختارهاي مبتني بر جريان 116
2و1و3و4 آپ امپ 118
2و1و3و5 آپ امپ هاي دو طبقه 118
2و1و3و6 آپ امپ هاي كسكود 119
2و1و3و7 روش هاي افزايش بهره 121
2و1و3و8 معيارهاي طراحي آپ امپ 122
2و1و3و9 بهره DC 123
2و1و3و10 زمان نشست 123
2و1و3و11 حاشيه فاز 124
2و1و3و12 مقايسه گرها 124
2و1و3و13 طراحي مقايسه گر ديناميكي با آفست كم و دقت بالا براي ADC هاي سريع و با دقت بالا 127
2و1و3و14 مقايسه گر ديناميكي پيشنهادي 130
2و1و3و15 اشميت تريگر 132
2و1و3و16 مبدل ديجيتال به آنالوگ ضرب كننده (MDAC) 136
2و1و3و17 sub-ADC 139
2و1و3و18 مولد ساعت و بافر ساعت 143
2و1و3و19 ولتاژهاي مرجع 145
2و1و3و20 بافر مرجع 146
2و1و3و21 كليد MOS 147
2و1و4 روش هاي بهبود سرعت، توان و دقت در مبدل هاي آنالوگ به ديجيتال خط لوله 150
2و1و4و1 روش هاي كاهش توان در مبدل هاي A/D خط لوله 151
2و1و4و2 روش به اشتراك گذاري آپ امپ 151
2و1و4و3 روش آپ امپ سوييچ شونده 152
2و1و4و4 روش هاي افزايش دقت 154
2و1و4و5 روش نمونه برداري دوبل با شيفت زماني 156
2و1و4و6 حذف آفست در مقايسه گرها 159
2و1و4و7 ذخيره سازي آفست ورودي 160
2و1و4و8 ذخيره سازي آفست خروجي 160
2و1و4و9 ذخيره سازي آفست چند طبقه 161
2و1و4و10 كاربرد لچ با آفست حذف شده در مقايسه گرها 164
2و1و4و11 حذف آفست در آپ امپ ها 164
2و1و4و12 روش هاي كاليبراسيون 167
2و1و4و13 روش هاي كاليبراسيون مبدل هاي ديجيتال به آنالوگ 167
2و1و4و14 DAC هاي خازني 167
2و1و4و15 كاليبراسيون DAC هاي جرياني 168
2و1و4و16 روش هاي كاليبراسيون مبدل هاي آنالوگ به ديجيتال 171
2و1و4و17 ميانگين گيري از خطاي خازن 171
2و1و4و18 روش اصلاح خازن ها 174
2و1و4و19 كاليبراسيون ديجيتالي 175
2و1و4و20 تحليل نويز 177
2و1و4و21 نويز چندي كردن 177
2و1و4و22 نويز حرارتي 177
2و1و4و23 نويز فليكر 178
2و1و4و24 نويز حرارتي آپ امپ سيگنال باقيمانده 178
2و1و4و25 وابستگي توان در تقويت كننده هاي فيدبك دار به ساختار آپ امپ 181
2و1و4و26 تقويت كننده يك طبقه (حالت 1) 182
2و1و4و27 تقويت كننده دو طبقه با جبرانسازي ميلري (حالت 2) 188
2و1و4و28 روش هاي بهبود بهره 193
2و1و4و29 روش كاهش توان 193
2و1و4و30 تقويت كننده دو طبقه با جبرانسازي مقاومتي و ميلري(حالت 3) 194
2و1و4و31 تقويت كننده هاي حلقه بسته 199
2و1و4و32 تصحيح خطاي ديجيتالي 200
2و1و5 نتيجه گيري و پيشنهادات 204
2و1و5و1 نتيجه گيري 205
2و1و5و2 پيشنهادات 207
2و1و6 منابع و ماخذ 208

2-2) بررسي گذشته- حال و آينده مبدلهاي ديجيتال به آنالوگ با توان مصرفي كم و سرعت بالا

2و2و1 چکیده 215
2و2و2 مقدمه 215
2و2و3 طراحي مبدل ديتا 218
2و2و4 نتايج آماري و شبيه سازي 220
2و2و5 نتیجه گیری 223
2و2و6 مراجع 223

2-3) طراحي و شبيه سازي مبدل هاي آنالوگ به ديجيتال پايپ لاين با دقت و سرعت بالا و توان مصرفي پايين

2و3و1 چکیده 224
2و3و2 مقدمه 225
2و3و3 ملاك هاي شايستگي مبدل A/D 225
2و3و4 معماري مبدل پايپ لاين 226
2و3و5 كل جريان مصرفي آپ امپ هاي ADC 227
2و3و6 پياده سازي آپ امپ سوئيچ شونده 228
2و3و7 جبرانسازي 229
2و3و8 رفتار نشست سيگنال كوچك 230
2و3و9 طراحي مبدل A/D 12 بيت و MS/s 40 باولتاژتغذيه 2/1 ولت با فرآيند ساخت CMOS 0 .18-μm 231
2و3و10 طراحي سيستمي 231
2و3و11 ساختار S/H 232
2و3و12 طراحي آپ امپ ها وانتخاب معماري 232
2و3و13 باياس آپ امپ 233
2و3و14 طبقه ي خروجي 234
2و3و15 مدار CMFB 234
2و3و16 شبيه سازي استاتيك مبدل 235
2و3و17 شبيه سازي ديناميك مبدل 236
2و3و18 نتيجه گيري و پيشنهادها 237
2و3و19 مراجع 238

تعداد صفحه بسته آموزشی

تعداد منابع معرفی شده برای ادامه کار

تعداد پشتیبانان مخصوص این فایل

قسمت هایی از فصل سوم مبدل آنالوگ به دیجیتال نوری

مبدل فلاش سريعترين مبدل آنالوگ به ديجيتالي است كـه تاكنون طراحي گرديده است. عملكرد آن تبـديلي مسـتقيم داده آنالوگ ورودي به داده ديجيتال است.
در ساده ترين حالت، ورودي آنالوگ به مقايسـه گـر اعمال مي شود. ولتاژ مرجع مقايسه گرها مضربي از ولتاژ معادل كم ارزش ترين بيت است. خروجي مقايسه گرها توسط يك مدار منطقي مناسب به كد باينري تبديل مي گردد .از آنجا كه تعداد مقايسه گرها و (در نتيجه توان مصرفي و سـطح تراشـه) بـه طـور نمايي با درجه تفكيك 3 افزايش مي يابد، اين نـوع A/D بـراي رزولوشن هاي كم (6 بيت و كمتر) و سرعتهاي بسيار بالا مناسـب است. در برخي موارد جهت كاهش تاثير افست مقايسه گرها، در ورودي آنها تقويت كننده هاي تفاضلي با بهره كم و سرعت بـالا قرار داده مي شود براي كاهش تعداد اين تقويت كننده هـا مـي توان از درون يابي استفاده نمود.

فهرست کامل فصل سوم مبدل آنالوگ به دیجیتال نوری

3-1 ) مبدل آنالوگ به دیجیتال تمام نوری دو بیتی با استفاده از تغییر شعاع

3و1و1 چکیده 239
3و1و2 مقدمه 239
3و1و3 ساختار پیشنهادی 240
3و1و4 نتایج شبیه سازی 241
3و1و5 نتیجه گیری 243
3و1و6 مراجع 243

3-2 ) مبدل آنالوگ به ديجيتال فلاش

3و2و1 چکیده 244
3و2و2 مقدمه 244
3و2و3 معرفی سیگنال ها 244
3و2و4 سیگنال آنالوگ 245
3و2و5 سیگنال دیجیتال 245
3و2و6 تبدیل سیگنال آنالوگ به دیجیتال 245
3و2و7 نمونه برداری 245
3و2و8 کوانتیزه سازی 245
3و2و9 دیجیتال سازی 245
3و2و10 مبدل های آنالوگ به دیجیتال 245
3و2و11 مبدل آنالوگ به دیجیتال نوع شمارنده – شیب 245
3و2و12 مبدل آنالوگ به دیجیتال تقریب متوالی 245
3و2و13 روش تبدیل تک شماره ایی 245
3و2و14 روش تبدیل ردیابی 245
3و2و15 مبدل شیب خطی – خطی (نوع تک شیبی) 245
3و2و16 مبدل آنالوگ به دیجیتال دو شیبه 245
3و2و17 مبدل فلاش 246
3و2و18 عملكرد پايه اي مبدل فلاش 246
3و2و19 نردبان مقاومتي 246
3و2و20 مقايسه گر 246
3و2و21 معايب و مشكلات مبدل فلاش 247
3و2و22 مبدل دو مرحله اي 247
3و2و23 مبدل فولدينگ 247
3و2و24 مبدل پايپ لاين 247
3و2و25 نتیجه 248
3و2و26 مراجع 248

3-3 ) طراحی مبدل آنالوگ به دیجیتال فوتونی مبتنی بر تسویج بین موجبر و کاواک

3و3و1 چکیده 249
3و3و2 مقدمه 249
3و3و3 ساختار پیشنهادی 250
3و3و4 نتایج شبیه سازی 251
3و3و5 نتیجه گیری 251
3و3و6 مراجع 251

3-4 ) مبدل آنالوگ به دیجیتال تمام نوری دو بیتی مبتنی بر ساختار بلور فوتونی

3و4و1 چکیده 254
3و4و2 مقدمه 254
3و4و3 ساختار پیشنهادی 254
3و4و4 طراحی مبدل 254
3و4و5 عملکرد مبدل 255
3و4و6 نتایج شبیه سازی 255
3و4و7 نتیجه گیری 256

قسمت هایی از فصل چهارم مبدل های دیجیتال به آنالوگ با توان مصرفی کم

بهينه سازي قدرت تفكيك طبقات يك روش موثر در بهبود عملكرد مبدل هاي Pipelined است. از طرف ديگر، هر چه قدرت تفكيك طبقات پايين تر باشد، تعداد طبقات بيشتري براي رسيدن به قدرت تفكيك كلي ازپيش تعيين شده ،مورد نياز است؛ و همچنين از طرف ديگر، افزايش تنها يك بيت در قدرت تفكيك، تعداد مقايسه گرهاي هر طبقه را دو برابر مي كند، كه اين به نوبه خود منجر به دو برابر شدن شرايط مورد نياز در ولتاژ آفست مجاز مي شود

فهرست کامل فصل چهارم مبدل های دیجیتال به آنالوگ با توان مصرفی کم

4-1 ) طراحی و شبیه سازی مبدل آنالوگ به دیجیتال تقریب متوالی توان پایین با استفاده از تکنولوژی استاندارد CMOS

4و1و1 چکیده 257
4و1و2 مقدمه 257
4و1و3 عملکرد مبدل تقریب متوالی 259
4و1و4 بررسی مدارات مبدل تقریب متوالی 260
4و1و5 مدار دیجیتال به آنالوگ (DAC) به صورت آرایه خازنی 261
4و1و6 کلیدهای سوئیچ 261
4و1و7 رجیستر تقریب متوالی 262
4و1و8 مدار نمونه بردار و نگهدار 263
4و1و9 مدار مقایسه گر 264
4و1و10 مقایسه گر با افست دینامیک پایین 265
4و1و11 شبیه سازی 266
4و1و12 نتیجه گیری 270
4و1و13 مراجع 271

4-2 ) روش هاي كاهش توان در مبدل هاي آنالوگ به ديجيتال PIPELINED

4و2و1 چکیده 272
4و2و2 مقدمه 272
4و2و3 معماري مبدل Pipelined 273
4و2و4 مروری مختصر بر تکنیک های کاهش توان 274
4و2و5 بهینه سازی معماری متداول 274
4و2و6 مقیاس بندی طبقات 274
4و2و7 بهينه سازي قدرت تفكيك طبقات 275
4و2و8 حذف واحد نمونه بردار و نگه دار ابتدايي – انتهايي 276
4و2و9 تكنيك هاي مداري 277
4و2و10 اشتراك گذاري تقويت كننده ها توسط طبقات مجاور 277
4و2و11 استفاده از آپ-امپ هاي شبه تفاضلي 278
4و2و12 استفاده از آپ-امپ ها و طبقات حلقه باز ساده شده 278
4و2و13 استفاده از آپ-امپ هايي سوئيچ شده به جاي خازن هاي سوئيچ شده 279
4و2و14 استفاده از MDAC هايي با ساختار Flip- around 28.0
4و2و15 استفاده از مقايسه گرهاي سوئيچ شده به جاي آپ-امپ سوئيچ شده 280
4و2و16 نتیجه گیری 281
4و2و17 مراجع 281

%

میزان رضایت

میزان رضایت افراد خریدار این بسته بعد از خرید

(نظر سنجی به وسیله ایمیل و یک هفته بعد ازخرید بسته انجام می گیرد)

قسمت هایی از فصل پنجم طراحی كاليبراسيون ديجيتال مبدل آنالوگ به ديجيتال

در شكل 1 يك مبدل آنالوگ به ديجيتال معمولي نشان داده شده است.به طور معمول شامل يك DAC با وزن باينري است كه در آن هر خازن با وزن با ارزش تر برابر مجموع خارن هاي كم ارزشتر است. ورودي آنالوگ در N پالس ساعت به خروجي ديجيتال N بيتي تبديل مي شود. مدار به اين شكل عمل مي كند كه در فاز اول، همه خازن ها به نمونه ورودي v in وصل مي شوند. پس از آن خازن C N -1 به V ref+ و باقي خازن ها به V ref- وصل مي شوند.

فهرست کامل فصل پنجم طراحی كاليبراسيون ديجيتال مبدل آنالوگ به ديجيتال

5-1 ) كاليبراسيون ديجيتال مبدل آنالوگ به ديجيتال مبناي زير باينري با تقريبات متوالي با بكارگيري معماري اسپليت

5و1و1 چکیده 283
5و1و2 مقدمه 283
5و1و3 مروري بر مبدل SAR و بكار بردن مبناي زير باينري در آن 284
5و1و4 تصحيح خطا به روش اسپليت 285
5و1و5 نتايج شبيه سازی 287
5و1و6 نتيجه گيری 287
5و1و7 منابع 288

5-2 ) طراحی و پیاده سازی مبدلهای آنالوگ به دیجیتال و مبدل های دیجیتال به آنالوگ برای انواع تراشه های FPGA

5و2و1 چکیده 290
5و2و2 مقدمه 290
5و2و3 پیشینه تحقیق 291
5و2و4 آشنایی با مراحل تبدیل سیگنال آنالوگ به دیجیتال و بلعکس 291
5و2و5 مراحل تبدیل سیگنال آنالوگ به دیجیتال در FPGA 291
5و2و6 استفاده از فیلتر های FIRو CIC در مبدل ها 292
5و2و7 طراحی و شبیه سازی 293
5و2و8 طراحی و شبیه سازی مبدل آنالوگ به دیجیتال انتگرال گیر با شیب واحد 294
5و2و9 طراحی و شبیه سازی مبدل دیجیتال به آنالوگ دلتا / سیگما 295
5و2و10 نتیجه گیری 296
5و2و11 مراجع 297

5-3 ) طراحي يك مبدل ديجيتال به آنالوگ تماما تفاضلي در تكنولوژيCMOS

5و3و1 چکیده 298
5و3و2 مقدمه 298
5و3و3 طراحی 298
5و3و4 بیان خواسته های طرح 298
5و3و5 طراحی منبع جریان 299
5و3و6 فیلتر 300
5و3و7 بافر ایده ال 301
5و3و8 طراحی مبدل دیجیتال به آنالوگ 302
5و3و9 محاسبه SNR و SFDR 303
5و3و10 نتیجه گیری 304
5و3و11 مراجع 304

تمام منابع معرفی شده هم به صورت فایل Word و یا به صوت فایل PDF در اختیار شما قرار می گیرد.

تومان40,000افزودن به سبد خرید